2017년 8월 4일 금요일

전기전자실험 Digital 연산회로, FF

전기전자실험 Digital 연산회로, FF
전기전자실험 Digital 연산회로, FF.hwp


본문
2. 실험순서 1의 결과를 보고 Parity generator/checker 의 효과를 쓰시오.
☞ Parity 는 데이터 에러 검출에 쓰인다. 그리고 Ch.6에서 사용된 even-parity같은 경우에는 전송하는 1의 개수가 홀수일 때 짝수로 만들어 준다. 그리고 SW을 off 해주면 위 표와 같이 Y에서 전송된 데이터가 에러가 있는지 없는지 판별할 수 있다. 예를 들어 4bit 데이터를 1101을 전송하였다. even-parity에서는 1의 개수를 짝수로 만들어 주기 때문에 1101 1 이 된다. 여기서 1을 parity bit라고 하고 SW을 Off하면 Y에서 1(error)이 나온다(1101 11). 따라서 위 표에서는 P가 Parity bit이고 Y는 error인지 아닌지 알 수가 있다.

하고 싶은 말
좀 더 업그레이드하여 자료를 보완하여,
과제물을 꼼꼼하게 정성을 들어 작성했습니다.

위 자료 요약정리 잘되어 있으니 잘 참고하시어
학업에 나날이 발전이 있기를 기원합니다 ^^
구입자 분의 앞날에 항상 무궁한 발전과 행복과 행운이 깃들기를 홧팅

키워드
실험, 전기, 전기전자실험, 연산회, 연산회로, 연산

댓글 없음:

댓글 쓰기